瑞薩發(fā)布全球首個PCIe6.0標準計時方案 帶寬繼續(xù)翻倍

2022-04-15 09:19:28

1月份,PCI-SIG組織正式發(fā)布了PCIe 6.0標準規(guī)范,帶寬繼續(xù)翻倍,x16單向可達128GB/s,而且升級了PAM4脈沖調(diào)幅信令、FEC前向糾錯機制、FLIT流量控制單元編碼,是歷代變化最大的一次。

此前,Rambus曾全球首個發(fā)布了完全符合PCIe 6.0的控制器,支持全部新特

現(xiàn)在,日本瑞薩電子又發(fā)布了全球首個PCIe 6.0標準的計時方案,包括11款時鐘緩沖器(clock buffer)、4款多路復用器(multiplexer),以及時鐘發(fā)生器(clock generator),為數(shù)據(jù)中心、云計算、網(wǎng)絡、高速工業(yè)應用提供完整的產(chǎn)品線。

瑞薩稱,PCIe 6.0帶寬提升的同時,要求時鐘抖動(ClockJitter)不超過100fps RMS,而瑞薩的RC190xx系列時鐘緩沖器、RC192xx系列多路復用器時鐘抖動僅僅4fps RMS,等于幾乎沒有任何噪聲。

同時,輸入輸出延遲為1.4ns,輸出輸出偏差為35ps,電源電壓抑制比(PSRR) -80dB@100kHz,都可以保證充分的系統(tǒng)穩(wěn)定,并支持斷電容忍(PDT)、彈啟動序列(FSS),以確保一場系統(tǒng)狀態(tài)下的穩(wěn)定。

此外,功耗也比前代產(chǎn)品降低了30%。

瑞薩的PCIe 6.0時鐘緩沖器可選4、8、13、16、20、24輸出,多路復用器可選2、4、8、16輸出,封裝尺寸都僅僅3×3毫米。

標簽: 單元編碼 帶寬繼續(xù)翻倍 鐘發(fā)生器 數(shù)據(jù)中心

關閉
新聞速遞